FPGA 이해 및 설계툴을 사용하여 HDL을 통한 FPGA 내부에 회로를 설계한다. 설계 후 테스트벤치 코드를 생성하여 시뮬레이션하고, 실제 보드에 다운로드하여 동작을 검증하는 방법을 실습한다.
<table width="604" height="457" bordercolor="#000000" style="border-collapse: collapse" border="1" cellpadding="0"> <tbody> <tr height="32" style="height: 24pt"> <td width="45" height="32" align="middle" class="xl22" bgcolor="#c0c0c0"><strong><font face="맑은 고딕" style="font-size: 9pt">일차</font></strong></td> <td width="69" align="middle" class="xl23" bgcolor="#c0c0c0"><strong><font face="맑은 고딕" style="font-size: 9pt">교육일자</font></strong></td> <td width="86" align="middle" class="xl23" bgcolor="#c0c0c0"><strong><font face="맑은 고딕" style="font-size: 9pt">교육시간</font></strong></td> <td width="232" align="middle" class="xl23" bgcolor="#c0c0c0" colspan="4"><strong><font face="맑은 고딕" style="font-size: 9pt">교육내용</font></strong></td> <td width="79" align="middle" class="xl24" bgcolor="#c0c0c0"><strong><font face="맑은 고딕" style="font-size: 9pt">강사/직급<br /> (소속)</font></strong></td> </tr> <tr height="48" style="height: 36pt"> <td height="176" align="middle" class="xl25"><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">1일차</span></font></td> <td width="69" height="176" align="middle" class="xl35" x:num="41078"><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">9월 21일</span><br /> <span style="font-size: 9pt">(수)</span></font></td> <td width="86" height="176" align="middle" class="xl26"><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">09:00~18:00</span><br /> <span style="font-size: 9pt">(8시간)</span></font></td> <td width="322" height="176" align="left" class="xl26" colspan="4"><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">- Xilinx CPLD vs FPGA 구조적 차이점 소개<br /> - CPLD, FPGA의 사용 목적의 이해<br /> - CLB 구조 이해를 통한 FPGA의 이해<br /></span></font><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">- Slice내 LUT의 논리 게이트 역할<br /> - F/F의 저장 기능 이해 및 실습<br /> - Xilinx FPGA Select I/O 이해 및 구성 실습<br /> - Single Ended I/O, Differential I/O<br /> &nbsp&nbspSignaling I/O 이해 및 구성 실습<br /> - Distribute RAM의 이해 및 구성 실습<br /> - Block RAM의 이해 및 구성 실습</span></font></td> <td width="79" height="176" align="middle" class="xl28"><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">김임규 대표</span><br /> <span style="font-size: 8pt">(피코트로닉스)</span></font><span style="font-size: 9pt">&nbsp</span></td> </tr> <tr height="48" style="height: 36pt"> <td height="92" align="middle" class="xl25"><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">2일차</span></font></td> <td width="69" height="92" align="middle" class="xl35" x:num="41079"><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">9월 22일</span><br /> <span style="font-size: 9pt">(목)</span></font></td> <td width="86" height="92" align="middle" class="xl26"><font face="맑은 고딕"><span style="font-size: 9pt">09:00~18:00</span><br /> <span style="font-size: 9pt">(8시간)</span></font><span style="font-size: 9pt">&nbsp</span></td> <td width="320" height="92" align="left" class="xl26" colspan="4"> <p><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">- Global Routing의 이해 및 구성 실습<br /> - Clock Skew의 이해 및 Clock 변환 실습<br /> - Xilinx FPGA군의 이해<br /> - Configuration의 이해 </span></font></p> </td> <td width="79" height="92" align="middle" class="xl28"><font style="font-size: 9pt"></font><font face="맑은 고딕"><span style="font-size: 9pt"><span style="font-size: 9pt">김임규 대표</span><br /> <span style="font-size: 8pt">(피코트로닉스)</span></span></font></td> </tr> <tr height="48" style="height: 36pt"> <td height="111" align="middle" class="xl25"><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">3일차</span></font></td> <td width="69" height="111" align="middle" class="xl35" x:num="41080"><font face="맑은 고딕" style="font-size: 9pt"><span style="font-size: 9pt">9월 23일</span><br /> <span style="font-size: 9pt">(금)</span></font></td> <td width="86" height="111" align="middle" class="xl26"><span style="font-size: 9pt">&nbsp</span><font face="맑은 고딕"><span style="font-size: 9pt">09:00~18:00</span><br /> <span style="font-size: 9pt">(8시간)</span></font></td> <td width="320" height="111" align="left" class="xl26" colspan="4"><span style="font-size: 9pt"><font face="맑은 고딕">- VHDL 기본 문법 이해<br /> - VHDL 구조체 이해 및 구조적 모델링 이해<br /> - 7-Segment 동작 이해 및 디자인<br /> - 7-Segment 디자인 다운로드 및 검증<br /> - Step Motor 동작 이해 및 디자인 다운로드 동작검증</font></span></td> <td width="79" height="111" align="middle" class="xl28"><font style="font-size: 9pt"></font><font face="맑은 고딕"><span style="font-size: 9pt"><span style="font-size: 9pt">김임규 대표</span><br /> <span style="font-size: 8pt">(피코트로닉스)</span></span></font></td> </tr> <tr height="17" style="height: 12.75pt"> <td height="33" align="middle" class="xl31" bgcolor="#c0c0c0"><strong><font face="맑은 고딕" style="font-size: 9pt">계</font></strong></td> <td width="69" height="33" align="middle" class="xl36" bgcolor="#c0c0c0"><strong><font face="맑은 고딕" style="font-size: 9pt">3일</font></strong></td> <td height="33" align="middle" class="xl36" bgcolor="#c0c0c0"><strong><font face="맑은 고딕" style="font-size: 9pt">총 24시간</font></strong></td> <td width="320" height="33" align="middle" class="xl32" bgcolor="#c0c0c0" colspan="4"><font face="맑은 고딕" style="font-size: 9pt"> </font><font face="맑은 고딕" style="font-size: 9pt"> </font></td> <td width="79" height="33" align="middle" class="xl33" bgcolor="#c0c0c0"><font face="맑은 고딕" style="font-size: 9pt"> </font></td> </tr> </tbody> </table>
교육센터소개
사업소개
찾아오시는길
관련사이트
교육과정
연간교육일정
수강신청
수강신청 취소
공지사항
질문답변
자료실
수강후기
교육수강내역
회원정보
회원탈퇴
HOME > 수강신청 >
수강신청
사업명
국가인적자원개발컨소시엄
분야명
전자
과정명
VHDL 활용 디지털 회로설계(FPGA)
교육시간
24 시간
난이도
초급
교육비용
무료
고용보험
해당없음
신청기간
2016-07-01~2016-09-20
교육기간
2016-09-21~2016-09-23
교육시간
수, 목, 금 [09:00 ~18:00 ]
교육장소
부천TP 401동 3층 로봇아카데미 3호실
강사명
김임규 / 피코트로닉스
활용기자재
FSK
교육개요
교육내용
교육대상
전기/전자 분야 중소기업재직자 (회로설계, PCB 설계관련 업무)
선수지식
회로 및 PCB 설계분야 기초 지식, HDL 및 FPGA 기초 지식
첨부파일
No
사전설문
No
교육기관
부천산업진흥원
담당부서
융합산업팀
담당자
임문숙
연락처
032-716-6753
팩스
--
이메일
ddinga1107@bipf.or.kr
교육문의
총 게시물
0개
/ 새 게시물
0건
번호
제목
글쓴이
경과
등록일
조회
등록된 게시물이 없습니다.